毕业论文

打赏
当前位置: 毕业论文 > 电子通信 >

适用于高速窄脉冲的峰值保持监测电路的设计+程序

时间:2019-03-22 21:12来源:毕业论文
模拟峰值存储器,即电容器,电容的充电放电过程就是峰值检测的关键;(2)单向电流开关,即二极管;(3)输入输出缓冲隔离,即运算放大器。做到峰值保持电路,性能可靠,响应速

摘要随着嵌入式技术不断发展,峰值保持监测电路也不断地得到了多方面的的应用。为了满足谱分析中多道脉冲分析器A/D转换的要求,峰值保持电路具有幅度判别、波形采样、峰值保持、电荷泄放等功能。窄脉冲的峰值保持电路具有自动放电功能、脉冲保持时间可调的。电路利用二极管的单向导电性和电压跟随器的高输入阻抗实现了信号峰值的保持。高速窄脉冲,是通过前端施密特触发器连接的电路产生的,具有的特点就是高速,频率高。然而,高速窄脉冲是核信号的基本特征,所以一个适用于高速窄脉冲的峰值保持电路的设计,将峰值保持电路分成几个模块:(1)模拟峰值存储器,即电容器,电容的充电放电过程就是峰值检测的关键;(2)单向电流开关,即二极管;(3)输入输出缓冲隔离,即运算放大器。做到峰值保持电路,性能可靠,响应速度快,误差小。本次设计就是通过仿真采样分析,得出结论。33879
毕业论文关键字:高速、峰值保持、电路设计、仿真
ABSTRACT With the development of the embedded technology, the peak value of the monitoring circuit is also continuously obtained by the application of many aspects.. In order to meet the requirements of the multi-channel pulse analyzer A/D conversion, the peak retention circuit has the function of amplitude discrimination, waveform sampling, peak holding, charge discharge, etc.. The peak holding circuit of the narrow pulse has the automatic discharge function and the pulse keeping time adjustable.. The signal peak is maintained by the high input impedance of the diode and the high input impedance of the voltage follower.. High speed and narrow pulse, which is generated by the circuit of the front end of the Schmidt trigger connection, is characterized by high speed and high frequency.. However, high speed, narrow pulse is the basic characteristics of the nuclear signal, so a suitable for high speed, narrow pulse peak hold circuit design, peak holding circuit is pided into several modules: (1) the peak memory simulation, i.e., a capacitor, capacitor charging and discharging process is peak detection key; (2) unidirectional current switch, diode; (3) input and output buffering isolation, namely operational amplifier. The peak value keeping circuit, reliable performance, fast response, error is small. This design is through simulation sampling analysis, draw conclusions. 源自$六l维,论:文w网)加7位QQ3249^114 www.lwfree.cn
Key words:high speed, peak keeping, circuit design, simulation
前言随着模拟技术不断发展的需求,峰值保持监测电路也不断地得到了多方面的的应用。为了满足谱分析中多道脉冲分析器A/D转换的要求,不断得到应用的峰值保持电路,不断被开发创造应用到生产中,关键字:峰值保持,峰值值得就是电压值从零电压到最高电压值的一个值,指最大值,即是峰值,然后课题要求就是设计一个能够保持住信号峰值的电路。又一关键字:高速窄脉冲,是通过前端施密特触发器连接的电路产生的,具有的特点就是高速,频率高。然而,高速窄脉冲是核信号的基本特征,它存在两个缺点,所以需要在设计过程中注意,需要去除噪声,同时阻隔输入输出缓冲。峰值保持的关键在于电容的充电放电过程。整个要求电路,输入信号,放大信号阻隔输入输出缓冲,电容器保持峰值,最终需要通过对信号的采样分析得出结论。设计过程充满了各种新奇的挑战与困难,希望能通过自身的努力以及老师的指导能够顺利完成此次课题设计。
第一章 绪论    1
1.1、国内研究现状与水平,以及发展趋势    1
1.2、课题研究的意义与目的    1
1.3、本论文的章节安排    1
1.4、本章小结    2
第二章 系统总体设计方案    3 适用于高速窄脉冲的峰值保持监测电路的设计+程序:http://www.lwfree.cn/tongxin/20190322/31186.html
------分隔线----------------------------
推荐内容